WhatsApp Group Join Now
Telegram Join Join Now

लैच तथा फ्लिप-फ्लॉप में अन्तर है। The difference between a Latch and a Flip flop is in hindi

The difference between a Latch and a Flip flop is in hindi लैच तथा फ्लिप-फ्लॉप में अन्तर है।

1 – ———- has the maximum fan out capacity
………. अधिकतम फैन आउट क्षमता है-
(अ) MOS (ब) CMOS (स) ECL (द) RTL
2. De Morgan’s second theorm is: –
डिमोरगन का द्वितीय परिकथन है-
(अ) A=0 (ब)
(स) A= B (द)
3. The output voltage of a 5-bit D/A binary ladder that has a digital input of 11010 (Assuming 0=0 V and 1 ¾ ़10V) is
5- bit D/A binary ladder जिसका digital input of 11010 हो ] का output voltage  होगा (यह मानते हुए कि 0 = 0 V and 1 = ़10V)-
(अ) 3.4375V (ब) 6.0V
(स) 8.125V (द) 9.6875v
4. For one of the following conditions, clocked J&K flip&flop can be used as DIVIDE By  2 circuit where the pulse train to be divided is applied at clock input.
निम्न स्थितियों में से एक के लिए, J K फ्लिप फ्लॉप का उपयोग 2 सर्किट के विभाजन के रूप में किया जा सकता है जहाँ पल्स ट्रेन को विभाजित किया जा सकता है, clocked इनपुट पर लागू किया जाता है-
(अ) J = 1, K = 1 and the flip-flop should have active HIGh inputs
J = 1, K = 1 और फ्लिप-फ्लाप में सक्रिय उच्च निविष्ट होनी चाहिए
(ब) J = 1, K = 1 and the flip-flow should have active LOW inputs
J = 1, K = 1 और फ्लिप-फ्लाप में सक्रिय निम्न निविष्ट होनी चाहिए
(स) J = 0, K = 0 and the flip-flop should have active HIGHK inputs
J = 0, K = 0 और फ्लिप-फ्लाप में सक्रिय उच्च निविष्ट होनी चाहिए
(द) J = 1, K = 1 and the flip-flop should be a negative edge trigged one
J = 1, K = 1 और फ्लिप-पलाप में एक निगेटिव edge trigged होनी चाहिए
5. The difference between a Latch and a Flip flop is:
लैच तथा फ्लिप-फ्लॉप में अन्तर है।
(अ) Flip flop is an asynchronous circuit while Latch is an synchronous circuit
फ्लिप-फ्लॉप विषमकालिक परिपथ जबकि लैच समकालिक परिपथ है।
(ब) Latch works at twice the clock rate then Flip flop / लैच, फ्लिप-फ्लॉप की तुलना में दो गुन क्लॉक दर पर कार्य करता है।
(स) Flip flop is another name for Latch
फ्लिप-फ्लॉप, लैच के लिए दूसरा नाम है
(द)Flip flop is an edge triggered circuit while Latch is an asynchronous circuit
फ्लिप-फ्लॉप एज ट्रिगर परिपथ है जबकि लैच विषम कालिक परिपथ है।
6. What is the frequency and duty cycle of output Y, when CLK frequency is 1MHz / 50% duty cycle?
जब समय आवृत्ति  1MHz तथा ड्यूटी चक्र 50% हो, तो आउटपुट ल् की आवृत्ति तथा ड्यूटी चक्र क्या होगा??

(अ) 500 KHz / 50% duty cycle
(ब) 500 KHz /25% duty cycle
(स) 250 KHz /50% duty cycle
(द) 250 KHz / 25% duty cycle
7. Which of the following distribution system is used for combined power and lighting load ?
निम्नलिखित में से कौन सी वितरण प्रणाली का उपयोग संयुक्त शक्ति और कम भार के लिए होता है?
(अ) Single phase 2-&wire AC system
सिंगल फेज, 2-वायर प्रत्यावर्ती धारा प्रणाली
(ब) Three phase,  3. wire AC system
तीन फेज, 3-वायर ए.सी. प्रणाली
(स) Three phase, 4. wire AC system
तीन फेज, 4-वायर ए.सी प्रणाली
(द) None of these / इनमें से कोई नहीं
8. The……….SCR is used to protect SCR’s against / SCR को…………के विरूद्ध संरक्षित करने हेतु प्रयुक्त होता है।
(अ) Snubber circuit, triggering
स्नबर परिपथ, ट्रिगरिंग
(ब) Fuse, turn on / फ्यूज , चालू करने
(स) Snubber circuit, dv/dt / स्बनर परिपथ, कअध्कज
(द) [Inductor] phase shifting / प्रेरित्र , फेज में बदलाव
9. The base to resistance of a UJT is 6K Ohm when the emitter current is zero. if B = 3.6 KΩ, the intrinsic stand off ratio is:
UJT के बेस से बेस प्रतिरोध 6KΩ है जब एमिटर धारा शून्य है। यदि B = 3.6 KΩ तो इंट्रीजिक स्टैण्ड आफ अनुपात है-
(अ) n = 0.66 (ब) n = 0.6
(स) n = 6.0 (द) n = 3.6
10. The two transistor equivalent circuit of SCR is :
SCR का दो ट्रांजिस्टरों का तुल्य परिपथ कौन सा है?

11. In a thyristor d-c- chopper] which type of commutation results in best performance?
एक थायरिस्टर डी.सी. चॉपर में, किस प्रकार का दिक्परिवर्तन सर्वोत्तम निष्पादन के लिए होता है?
(अ) Voltage commutation / वोल्टता दिक्परिवर्तन
(ब) Current commutation / धारा दिक्परिवर्तन
(स) Load commutation / भार दिक्परिवर्तन
(द) Supply commutation / सप्लाई दिक्परिवर्तन
12. Barkhausen criteria for an amplifier states that:
एम्पलीफायर के लिए बार्कहाउजन मापदण्ड बताता है कि-
(अ) At frequency of oscillation the phase of the loop gain must be 180° and gain must be 0
दोनल की आवृत्ति पर लप लाभ का फेज 180° तथा लाभ 0 होना चाहिए।
(ब) At frequency of oscillation the phase of the loop gain must be 180° and gain must be unity / दोलन आवृत्ति पर लूप लाभ का फेज 180° तथा लाभ यूनिटी (1) होना चाहिए।
(स) At frequency of oscillation the phase of the loop gain must be 0 and gain must be ___unity / दोलन आवृत्ति पर लूप लाभ का फेज 0 तथा लाभ 1 होना चाहिए।
(द) At frequency of oscillation the phase of the loop gain must be 90 and gain must be unity / दोलन आवृत्ति पर लूप लाभ का फेज 90° तथा लाभ 1 होना चाहिए।
13. Corona losses in DC transmission is :
DC संचरण में कोरोना हानियाँ………..होती है-
(अ) Minimum / न्यूनतम (ब) High / उच्च
(स) Infinite / अनंत (द) Extra High / अति उच्च
14. Negative feedback in amplifier .
एम्पलीफायर में ऋणात्मक पुनर्भरण-
(अ) Improve the SNR at input
निवेश पर SNR में सुधार लाता है
(ब) Improve SNR at output
निर्गम पर SNR में सुधार लाता है।
(स) Reduces distortion / विरुपण कम करता है
(द) Decrease bandwidth / बैंड चैड़ाई घटाता है
15. एक हार्ट्सले असिलेटर (Hartley Oscillator) (हार्टले दोलित्र) का उपयोग …….. पैदा करने में होता है।
(अ) अति निम्न आवृत्ति के दोलकों को
(ब) रेडियो आवृत्ति दोलनों को
(स) सूक्ष्म तरंग दोलनों को
(द) श्रव्यावृत्ति दोलनों को
16. The transient current lossless L-C circuit when excited from an AC source is,………….ine wave:
हानिरहित L-C परिपथ में क्षणिक धारा जब एक AC स्रोत से उत्तेजित होता है……….साइन तरंग है-
(अ) Critically damped / क्रीटिकली डैम्पेड
(ब) Underdamped / अन्डर डैम्पेड
(स) Overdamped / ओवर डैम्पेड
(द) Undamped / अनडैम्पेड
17. In the ideal OP-amp circuit shown, V0, is :
दिखाये गये OP-amp सर्किट में V0 है-

(अ) 2 Vs (ब) -2 Vs
(स) 3 Vs (द) -3 Vs
18. A very large generating unit is feeding power to a grid. Which of the protection schemes is used for detection of loss of excitation of the generating unit?
एक बहुत बड़े उत्पादन इकाई ग्रिड को शक्ति देती है। जनरेटिंग सिस्टम के उत्तेजन सुरक्षा के लिए निम्न में से कौन सा रिले उपयोग किया जायेगा?
(अ) Under frequency relay / अंडर आवृत्ति रिले
(ब) Under voltage relay / अंडर वोल्टेज रिले
(स) Percentage dffierential relay
प्रतिशत अवकलन रिले
(द) offset mho relay / ऑफ़सेट म्हो रिले
19. if frequency is decreased 4 times, then skin depth of an Electromagnetic wave inside a conductor will be:
यदि आवृत्ति को 4 गुना कम कर दिया जाए, तब चालक के अन्तर्गत विद्युत चुम्बकीय तरंग का Skin कमचजी होगा-
(अ) halved / आधा
(ब) quadrupled / चार गुना
(स) doubled / दोगुना
(द) no change / कोई बदलाव नहीं होगा
20. In a Klystron amplifier, the RFK voltage produces :
क्लिस्ट्रॉन एम्पलीफायर में, RF वोल्टेज उत्पन्न करता है-
(अ) amplitude modulation / आयाम मॉडुलेशन
(ब) frequency modulation / आवृत्ति मॉडुलेशन
(स) phase modulation / फेज मॉडुलेशन
(द) velocity modulation / वेग मॉडुलेशन